AT84AS004依照了10位2 Gsps法向齒準換器和1:4 DMUX,設計的概念使用一號或第十二奈奎斯特區光纖寬帶預警的高精度數碼化。它的優勢特點是7.8行之有效2 Gsps時的個數(ENOB)和–55 dBFS無雜散動態的范疇(SFDR)一號個奈奎斯特區和7.5位,在第十二個奈奎斯特處有5四分貝的SFDR。1:4多路數碼輸出與LVDS思維模式兼容,能夠與標準化接口協議FPGA或DSP。AT84AS004的高達電腦運行高速度為2 GSP。AT84AS004用25×35毫米左右EBGA317裝封。此包的TCE與FR4一模一樣板,在深受大的熱突破時供應特好的可信度性。
漢語
DACADC處理芯片