服務行業新聞咨詢
發表耗時:2020-08-18 16:07:03 瀏覽訪問:2273
DS878是一款高速直接數字頻率合成器(DDS),頻率調諧分辨率為32位,ROM相位分辨率為13位,DAC幅度分辨率為11位。DAC模擬輸出可在正常保持模式(用于第一奈奎斯特頻段)和回零模式(用于第一,第二和第三奈奎斯特頻段)操作之間選擇。DS878和DAC正常保持模式下,可在第一奈奎斯特頻段附近產生最高1.8 GHz的頻率(時鐘速率為3.6 GHz),或在DAC調零模式下產生最高5.4 GHz的第三奈奎斯特頻段。
DS878初始相位可以復位到零度啟動。該芯片有一對互補的模擬輸出,后端為50-∧。輸出波形的頻率可由32個頻率控制位VI[0:31]控制。DS878可接受差分時鐘輸入或單端時鐘輸入,具有50-∧片內后端端子和用戶自定義閾值。頻率分辨率位接受LVTTL或CMOS輸入電平。差分同步輸入SYNCI_P/N為多個芯片應用提供同步,啟動每個芯片準備接受頻率字輸入。
DS878內部產生的同步選通輸入除以8時鐘躍遷沿鎖存器,這些時鐘也發送到SYNCO_P/N。輸出引腳SYNCO_P/N作為參考,頻率字和頻閃輸入時序與內部同步,以8個時鐘分頻,從而正確鎖定。復位是異步的,以最大限度地降低模擬輸出有效性的時鐘延遲。

DS878主要特征
32位的頻率調諧字
13位ROM相位ip地址分析
老電影中的11位dac
鬧鐘概率高至4.5GHz
模以的輸出可在普通 實現制式和零制式范圍內開展選擇
正弦函數波有的第二個奈奎斯特帶高至2.25GHz,三是個奈奎斯特波長存在正確提高模式英文或6.75GHz零化形式 。
在4 GHz秒表傳輸率下,較差的寬帶網絡SFDR比較接近于50 dBc(dc到2 ghz下行帶寬)
50web后臺互補原理模擬網波型輸入
多片同部P/N同步操作
SyncO_P/N為大數據加載圖片和關聯選溝通號展示了借鑒。
LVTTL/CMOS金額形式調整錄入
異步恢復(RST)引腳引導作用0一階段(IQSL=低)或90(IQSL=高)打火壯態
中用更換的頻率Word和DAC效果幀率的Strobe讀取(STRBUP/N)
寬的數據信息讀取機會不能DS 878由數據庫器和微掌握器掌握,FPGA或DSP處理芯片在數字時鐘頻繁轉移操作過程中不用再易滑倒或常見故障就能夠 不斷更新頂多8個石英鐘周期公式的次數字。
單-5V電源線的功耗測試為4.3W
64針QFN9x9打包封裝
成都市立維創展科技信息是EUVIS的銷售商經售商,注意展示 EUVIS的全世界領先的高數模更換DAC、可以字母率鑲嵌器DDS、復接DAC的集成塊級產品,各種快速采集程序板卡、動態的波形參數時有產生器等產品,原裝進口現貨交易,市場價優缺點,熱烈歡迎聯系。
上一篇: 高速模數轉換器ADC時鐘極性與啟動時間
下一篇: E2V半導體中數模轉換器的應用優勢