AT84AS004緊密聯系了10位2 Gsps齒條參數轉成器和1:4 DMUX,設定代替第1或第一次奈奎斯特區移動寬帶走勢的透徹羅馬網絡化。它的的特點是7.8可行2 Gsps時的個數(ENOB)和–55 dBFS無雜散動態的比率(SFDR)第1個奈奎斯特區和7.5位,在第一次個奈奎斯特上的53分貝的SFDR。1:4多路羅馬數字5輸入與LVDS邏輯關系兼容,更加方便與標準標準接口FPGA或DSP。AT84AS004的最大啟用時間為2 GSP。AT84AS004主要包括25×35公分EBGA317芯片封裝。此包的TCE與FR4一模一樣板,在得到大的熱沖刺時展示 挺不錯的能信性。
中文翻譯
DACADC處理器